芯科實(shí)驗室有限公司(Silicon Labs)Timing產(chǎn)品推出市場(chǎng)以來(lái),因其優(yōu)異的去抖性能、靈活的任意頻點(diǎn)的配置、比競爭對手縮短一半的交貨周期而獲得廣泛的應用。Silicon Labs專(zhuān)利DSPLL技術(shù)作為每一款Silicon Labs Timing產(chǎn)品的核心,使Silicon Labs產(chǎn)品具有了超越競爭對手的優(yōu)異性能。下面將詳細介紹DSPLL的原理和特點(diǎn)。
DSPLL的原理
這項技術(shù)運用DPS高速運算替代通常采用的分離器件搭建的鎖相環(huán)濾波電路。由于不需要外接器件,單板的噪聲對鎖相環(huán)影響降低到最低。這項數字技術(shù)能夠在溫度,電壓變化和外圍MCU不同的情況下提供高度的穩定性和一致性。下圖是DSPLL一個(gè)簡(jiǎn)單功能框圖。
DSP運算處理Phase Detector的相差脈沖,產(chǎn)生一個(gè)數字頻率控制字M來(lái)調制一個(gè)數字控制的時(shí)鐘DCO。數字分頻器N1,N2,N3都有很大的范圍,這樣可以是在一個(gè)輸入頻率下,產(chǎn)生近似任意頻率的輸出。具有DSPLL技術(shù)的窄環(huán)路帶寬產(chǎn)品(Si5316, Si5319, Si5323, Si5326, Si5366, and Si5368)提供超低的輸出抖動(dòng)和極強的抖動(dòng)衰減性能。對于那些需要多路低抖動(dòng)時(shí)鐘頻率轉換的應用,寬環(huán)路帶寬的產(chǎn)品(Si5322, Si5325, Si5365, and Si5367)是一種很好的選擇。
DSPLL帶來(lái)的優(yōu)勢
(1)極低的輸出抖動(dòng)0.3ps RMS抖動(dòng)。
(2)寬范圍的輸入頻率和輸出頻率。
輸入頻率:2KHz-710MHz
輸出頻率:2KHz-1.4GHz
由于數字分頻器都有很大的范圍,才能保證寬范圍的輸入和輸出頻率。在搭建復雜的時(shí)鐘系統的時(shí)候,特別是作為一個(gè)時(shí)鐘平臺,應用在各種場(chǎng)合,只需要改變軟件和pin的管腳配置就可以完成,而競爭對手的芯片,就需要改變芯片的型號,重新進(jìn)行設計。
(3)可調的環(huán)路帶寬。60Hz-8.4KHz,采用DSP技術(shù)來(lái)做PLL的低通濾波器,帶來(lái)一個(gè)非常大的好處就是可以通過(guò)改變寄存器來(lái)調節環(huán)路帶寬,適用于多種信號質(zhì)量的環(huán)境。
(4)極低的相噪指標。 采用芯片內部集成濾波器,可以有效的降低來(lái)自單板的噪聲干擾。
(5)集成度高,簡(jiǎn)化了鎖相環(huán)的設計和布板
傳統的鎖相環(huán)芯片,需要客戶(hù)自己來(lái)設計低通的濾波器,還要做好低通濾波器的EMC 的防護措施,布板的時(shí)候也需要特別的注意。由于Silicon Labs PLL外圍基本上沒(méi)有什么器件,僅有一個(gè)作為reference 的時(shí)鐘輸入。芯片的設計有DSPLLsim軟件完成配置,布板沒(méi)有強制性要求。
|