設為主頁(yè)  加入收藏
 
·I2S數字功放IC/內置DSP音頻算法功放芯片  ·馬達驅動(dòng)IC  ·2.1聲道單芯片D類(lèi)功放IC  ·內置DC/DC升壓模塊的D類(lèi)功放IC  ·鋰電充電管理IC/快充IC  ·無(wú)線(xiàn)遙控方案  ·直流無(wú)刷電機驅動(dòng)芯片
當前位置:首頁(yè)->方案設計
印刷電路板(PCB)的抗干擾設計原則
文章來(lái)源: 更新時(shí)間:2010/12/28 13:46:00
在線(xiàn)咨詢(xún):
給我發(fā)消息
張代明 3003290139
給我發(fā)消息
小鄢 2850985542
給我發(fā)消息
李湘寧 2850985550
13713728695
 

一 電源線(xiàn)布置:
1、根據電流大小,盡量調寬導線(xiàn)布線(xiàn)。
2、電源線(xiàn)、地線(xiàn)的走向應與資料的傳遞方向一致。
3、在印制板的電源輸入端應接上10~100μF的去耦電容。

二 地線(xiàn)布置:
1、數字地與模擬地分開(kāi)。
2、接地線(xiàn)應盡量加粗,致少能通過(guò)3倍于印制板上的允許電流,一般應達2~3mm。
3、接地線(xiàn)應盡量構成死循環(huán)回路,這樣可以減少地線(xiàn)電位差。

三 去耦電容配置:
1、印制板電源輸入端跨接10~100μF的電解電容,若能大于100μF則更好。
2、每個(gè)集成芯片的Vcc和GND之間跨接一個(gè)0.01~0.1μF的陶瓷電容。如空間不允許,可為每4~10個(gè)芯片配置一個(gè)1~10μF的鉭電容。
3、對抗噪能力弱,關(guān)斷電流變化大的器件,以及ROM、RAM,應在Vcc和GND間接去耦電容。
4、在單片機復位端“RESET”上配以0.01μF的去耦電容。
5、去耦電容的引線(xiàn)不能太長(cháng),尤其是高頻旁路電容不能帶引線(xiàn)。

四 器件配置:
1、時(shí)鐘發(fā)生器、晶振和CPU的時(shí)鐘輸入端應盡量靠近且遠離其它低頻器件。
2、小電流電路和大電流電路盡量遠離邏輯電路。
3、印制板在機箱中的位置和方向,應保證發(fā)熱量大的器件處在上方。

五 功率線(xiàn)、交流線(xiàn)和信號線(xiàn)分開(kāi)走線(xiàn)
功率線(xiàn)、交流線(xiàn)盡量布置在和信號線(xiàn)不同的板上,否則應和信號線(xiàn)分開(kāi)走線(xiàn)。

六 其它原則:
1、總線(xiàn)加10K左右的上拉電阻,有利于抗干擾。
2、布線(xiàn)時(shí)各條地址線(xiàn)盡量一樣長(cháng)短,且盡量短。
3、PCB板兩面的線(xiàn)盡量垂直布置,防相互干擾。
4、去耦電容的大小一般取C=1/F,F為數據傳送頻率。
5、不用的管腳通過(guò)上拉電阻(10K左右)接Vcc,或與使用的管腳并接。
6、發(fā)熱的元器件(如大功率電阻等)應避開(kāi)易受溫度影響的器件(如電解電容等)。
7、采用全譯碼比線(xiàn)譯碼具有較強的抗干擾性。
為扼制大功率器件對微控制器部分數字元元電路的干擾及數字電路對模擬電路的干擾,數字地`模擬地在接向公共接地點(diǎn)時(shí),要用高頻扼流環(huán)。這是一種圓柱形鐵氧體磁性材料,軸向上有幾個(gè)孔,用較粗的銅線(xiàn)從孔中穿過(guò),繞上一兩圈,這種器件對低頻信號可以看成阻抗為零,對高頻信號干擾可以看成一個(gè)電感..(由于電感的直流電阻較大,不能用電感作為高頻扼流圈).
當印刷電路板以外的信號線(xiàn)相連時(shí),通常采用屏蔽電纜。對于高頻信號和數字信號,屏蔽電纜的兩端都接地,低頻模擬信號用的屏蔽電纜,一端接地為好。
對噪聲和干擾非常敏感的電路或高頻噪聲特別嚴重的電路,應該用金屬罩屏蔽起來(lái)。鐵磁屏蔽對500KHz的高頻噪聲效果并不明顯,薄銅皮屏蔽效果要好些。使用鏍絲釘固定屏蔽罩時(shí),要注意不同材料接觸時(shí)引起的電位差造成的腐蝕

七 用好去耦電容
集成電路電源和地之間的去耦電容有兩個(gè)作用:一方面是本集成電路的蓄能電容,另一方面旁路掉該器件的高頻噪聲。數字電路中典型的去耦電容值是0.1μF。這個(gè)電容的分布電感的典型值是5μH。0.1μF的去耦電容有5μH的分布電感,它的并行共振頻率大約在7MHz左右,也就是說(shuō),對于10MHz以下的噪聲有較好的去耦效果,對40MHz以上的噪聲幾乎不起作用。
1μF、10μF的電容,并行共振頻率在20MHz以上,去除高頻噪聲的效果要好一些。
每10片左右集成電路要加一片充放電電容,或1個(gè)蓄能電容,可選10μF左右。最好不用電解電容,電解電容是兩層薄膜卷起來(lái)的,這種卷起來(lái)的結構在高頻時(shí)表現為電感。要使用鉭電容或聚碳酸酯電容。
去耦電容的選用并不嚴格,可按C=1/F,即10MHz取0.1μF,100MHz取0.01μF。
在焊接時(shí)去耦電容的引腳要盡量短,長(cháng)的引腳會(huì )使去耦電容本身發(fā)生自共振。例如1000pF的瓷片電容引腳長(cháng)度為6.3mm時(shí)自共振的頻率約35MHz,引腳長(cháng)12.6mm時(shí)為32MHz。

八 降低噪聲和電磁干擾的經(jīng)驗
印刷電路板的抗干擾設計原則
1. 可用串個(gè)電阻的辦法,降低控制電路上下沿跳變速率。
2. 盡量讓時(shí)鐘信號電路周?chē)碾妱葳吔?,用地線(xiàn)將時(shí)鐘區圈起來(lái),時(shí)鐘線(xiàn)要盡量短。
3. I/O驅動(dòng)電路盡量靠近印制板邊。
4. 閑置不用的門(mén)電路輸出端不要懸空,閑置不用的運放正輸入端要接地,負輸入端接輸出端。
5. 盡量用45°折線(xiàn)而不用90°折線(xiàn), 布線(xiàn)以減小高頻信號對外的發(fā)射與耦合。
6. 時(shí)鐘線(xiàn)垂直于I/O線(xiàn)比平行于I/O線(xiàn)干擾小。
6. 元件的引腳要盡量短。
8. 石英晶振下面和對噪聲特別敏感的元件下面不要走線(xiàn)。
9. 弱信號電路、低頻電路周?chē)鼐(xiàn)不要形成電流環(huán)路。
10. 需要時(shí),線(xiàn)路中加鐵氧體高頻扼流圈,分離信號、噪聲、電源、地。
印制板上的一個(gè)過(guò)孔大約引起0.6pF的電容;一個(gè)集成電路本身的封裝材料引起2pF~10pF的分布電容;一個(gè)線(xiàn)路板上的接插件,有520μH的分布電感;一個(gè)雙列直插的24引腳集成電路插座,引入4μH~18μH的分布電感。

  在電子系統設計中,為了少走彎路和節省時(shí)間,應充分考慮并滿(mǎn)足抗干擾性 的要求,避免在設計完成后再去進(jìn)行抗干擾的補救措施。形成干擾的基本要素有三個(gè):

(1)干擾源,指產(chǎn)生干擾的元件、設備或信號,用數學(xué)語(yǔ)言描述如下:du/dt, di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機、高頻時(shí)鐘等都可 能成為干擾源。

(2)傳播路徑,指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳 播路徑是通過(guò)
導線(xiàn)的傳導和空間的輻射。
(3)敏感器件,指容易被干擾的對象。如:A/D、D/A變換器,單片機,數字IC, 弱信號放大
器等。

抗干擾設計的基本原則是抑制干擾源,切斷干擾傳播路徑,提高敏感器件的抗干擾性能。(類(lèi)似于傳染病的預防)
1 抑制干擾源
  抑制干擾源就是盡可能的減小干擾源的du/dt,di/dt。這是抗干擾設計中最優(yōu) 先考慮和最重要
  的原則,常常會(huì )起到事半功倍的效果。 減小干擾源的du/dt主要是通過(guò)在干擾源兩端并聯(lián)電容
  來(lái)實(shí)現。減小干擾源的 di/dt則是在干擾源回路串聯(lián)電感或電阻以及增加續流二極管來(lái)實(shí)現。

 抑制干擾源的常用措施如下
 。1)繼電器線(xiàn)圈增加續流二極管,消除斷開(kāi)線(xiàn)圈時(shí)產(chǎn)生的反電動(dòng)勢干擾。僅加 續流二極管會(huì )
    使繼電器的斷開(kāi)時(shí)間滯后,增加穩壓二極管后繼電器在單位時(shí)間內可動(dòng)作更多的次數。
 。2)在繼電器接點(diǎn)兩端并接火花抑制電路(一般是RC串聯(lián)電路,電阻一般選幾K 到幾十K,電
    容選0.01uF),減小電火花影響。
 。3)給電機加濾波電路,注意電容、電感引線(xiàn)要盡量短。
 。4)電路板上每個(gè)IC要并接一個(gè)0.01μF~0.1μF高頻電容,以減小IC對電源的 影響。注意
    高頻電容的布線(xiàn),連線(xiàn)應靠近電源端并盡量粗短,否則,等于增大了電 容的等效串聯(lián)電
    阻,會(huì )影響濾波效果。
 。5)布線(xiàn)時(shí)避免90度折線(xiàn),減少高頻噪聲發(fā)射。
 。6)可控硅兩端并接RC抑制電路,減小可控硅產(chǎn)生的噪聲(這個(gè)噪聲嚴重時(shí)可能 會(huì )把可控硅
    擊穿的)。

 按干擾的傳播路徑可分為傳導干擾和輻射干擾兩類(lèi)。
  所謂傳導干擾是指通過(guò)導線(xiàn)傳播到敏感器件的干擾。高頻干擾噪聲和 有用信號的頻帶不同,可
  以通過(guò)在導線(xiàn)上增加濾波器的方法切斷高頻干擾 噪聲的傳播,有時(shí)也可加隔離光耦來(lái)解決。電
  源噪聲的危害最大, 要特別注意處理!∷^輻射干擾是指通過(guò)空間輻射傳播到敏感器件的干
  擾。 一般的解決方法是增加干擾源與敏感器件的距離,用地線(xiàn)把它們隔離和在敏感器件上加蔽
  罩。

2 切斷干擾傳播路徑的常用措施如下:
 。1)充分考慮電源對單片機的影響。電源做得好,整個(gè)電路的抗干擾就解決了一大半。許多單
    片機對電源噪聲很敏感, 要給單片機電源加濾波電路或穩壓器,以減小電源噪聲對單片機
    的干擾。比如,可以利用磁珠和電容組成π形濾波電路,當然條件要求不高時(shí)也可用100Ω
    電阻代替磁珠。
 。2)如果單片機的I/O口用來(lái)控制電機等噪聲器件,在I/O口與噪聲源之間應加隔離(增加π
    形濾波電路)。 控制電機等噪聲器件,在I/O口與噪聲源之間應加隔離(增加π形濾波
    電路)。
 。3)注意晶振布線(xiàn)。晶振與單片機引腳盡量靠近,用地線(xiàn)把時(shí)鐘區隔離起來(lái),晶振外殼接地
    并固定。此措施可解決許多疑難問(wèn)題。
 。4)電路板合理分區,如強、弱信號,數字、模擬信號。盡可能把干擾源 (如電機,繼電
    器)與敏感元件(如單片機)遠離。
 。5)用地線(xiàn)把數字區與模擬區隔離,數字地與模擬地要分離,最后在一點(diǎn)接于電源地。A/D、
    D/A芯片布線(xiàn)也以此為原則,廠(chǎng)家分配A/D、D/A芯片 引腳排列時(shí)已考慮此要求。
 。6)單片機和大功率器件的地線(xiàn)要單獨接地,以減小相互干擾。 大功率器件盡可能放在電路
    板邊緣。
 。7)在單片機I/O口,電源線(xiàn),電路板連接線(xiàn)等關(guān)鍵地方使用抗干擾元件 如磁珠、磁環(huán)、電
    源濾波器,屏蔽罩,可顯著(zhù)提高電路的抗干擾性能。

3 提高敏感器件的抗干擾性能
  提高敏感器件的抗干擾性能是指從敏感器件這邊考慮盡量減少對干擾噪聲 的拾取,以及從不正常狀態(tài)盡快恢復的方法。
   提高敏感器件抗干擾性能的常用措施如下:
 。1)布線(xiàn)時(shí)盡量減少回路環(huán)的面積,以降低感應噪聲。
 。2)布線(xiàn)時(shí),電源線(xiàn)和地線(xiàn)要盡量粗。除減小壓降外,更重要的是降低耦 合噪聲。
 。3)對于單片機閑置的I/O口,不要懸空,要接地或接電源。其它IC的閑置 端在不改變系統
    邏輯的情況下接地或接電源。
 。4)對單片機使用電源監控及看門(mén)狗電路,如:IMP809,IMP706,IMP813,X25043,X25045
    等,可大幅度提高整個(gè)電路的抗干擾性能。
 。5)在速度能滿(mǎn)足要求的前提下,盡量降低單片機的晶振和選用低速數字 電路。
 。6)IC器件盡量直接焊在電路板上,少用IC座。

軟件方面:

  1、我習慣于將不用的代碼空間全清成“0”,因為這等效于NOP,可在程序跑飛時(shí)歸位;
  2、在跳轉指令前加幾個(gè)NOP,目的同1;
  3、在無(wú)硬件WatchDog時(shí)可采用軟件模擬WatchDog,以監測程序的運行;
  4、涉及處理外部器件參數調整或設置時(shí),為防止外部器件因受干擾而出錯可定時(shí)將參數重新
    發(fā)送一遍,這樣可使外部器件盡快恢復正確;
  5、通訊中的抗干擾,可加數據校驗位,可采取3取2或5取3策略;
  6、在有通訊線(xiàn)時(shí),如I^2C、三線(xiàn)制等,實(shí)際中我們發(fā)現將Data線(xiàn)、CLK線(xiàn)、INH線(xiàn)常態(tài)置為高,
    其抗干擾效果要好過(guò)置為低。

硬件方面:
  1、地線(xiàn)、電源線(xiàn)的部線(xiàn)肯定重要了!
  2、線(xiàn)路的去偶;
  3、數、模地的分開(kāi);
  4、每個(gè)數字元件在地與電源之間都要104電容;
  5、在有繼電器的應用場(chǎng)合,尤其是大電流時(shí),防繼電器觸點(diǎn)火花對電路的干擾,可在繼電器
    線(xiàn)圈間并一104和二極管,在觸點(diǎn)和常開(kāi)端間接472電容,效果不錯!
  6、為防I/O口的串擾,可將I/O口隔離,方法有二極管隔離、門(mén)電路隔離、光偶隔離、電磁隔
    離等;
  7、當然多層板的抗干擾肯定好過(guò)單面板,但成本卻高了幾倍。
  8、選擇一個(gè)抗干擾能力強的器件比之任何方法都有效,我想這點(diǎn)應該最重要。因為器件天生
    的不足是很難用外部方法去彌補的,但往往抗干擾能力強的就貴些,抗干擾能力差的就便
    宜,正如臺灣的東東便宜但性能卻大打折扣一樣!主要看各位的應用場(chǎng)合了!


  印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件.它提供電路元件和器件之間的電氣連接。隨著(zhù)電于技術(shù)的飛速發(fā)展,PGB的密度越來(lái)越高。PCB設計的好壞對抗干擾能力影響很大.因此,在進(jìn)行PCB設計時(shí).必須遵守PCB設計的一般原則,并應符合抗干擾設計的要求。

 
 
 
    相關(guān)產(chǎn)品  
CS8623(可使用單面PCB、免濾波、30W單聲道D類(lèi)音頻功放IC)
 
 
·藍牙音箱的音頻功放/升壓/充電管
·單節鋰電內置升壓音頻功放IC選型
·HT7179 12V升24V內置
·5V USB輸入、三節鋰電升壓型
·網(wǎng)絡(luò )主播聲卡專(zhuān)用耳機放大IC-H
 
M12269 河北發(fā)電機組 HT366 ACM8629 HT338 

業(yè)務(wù)洽談:手機:13713728695(微信同號)   QQ:3003207580  EMAIL:panbo@szczkjgs.com   聯(lián)系人:潘波

地址:深圳市寶安西鄉航城大道航城創(chuàng )新創(chuàng )業(yè)園A5棟307/309

版權所有:深圳市永阜康科技有限公司  備案號:粵ICP備17113496號

在线亚洲人成电影_中文有码国产精品欧美激情_免费大片一级a一级久久三_av天堂东京热无码专区