高性能模擬與混合信號IC供應商Silicon Laboratories (芯科實(shí)驗室有限公司)日前推出業(yè)界首顆最佳性能、最高集成度的時(shí)鐘IC,以應對具備復雜時(shí)鐘要求的高速光傳輸網(wǎng)絡(luò )(OTN)應用。利用Silicon Labs專(zhuān)利的DSPLL技術(shù),新推出的Si5374和Si5375是業(yè)界第一款集成了四個(gè)獨立高性能鎖相回路(PLL)的單芯片時(shí)鐘IC,它所提供的PLL集成是其它競爭解決方案的兩倍,抖動(dòng)則低了40%。
OTN是下一代協(xié)議(ITU G.8251和G.709),以更具效率的方式在光網(wǎng)絡(luò )上提供多樣化的服務(wù),成為邊緣路由器、波分復用(WDM)傳輸裝置、電信級以太網(wǎng)和多重服務(wù)平臺的理想解決方案。OTN應用面臨了復雜的時(shí)鐘挑戰,因為它需要多個(gè)非整數相關(guān)(non-integer-related)頻率的低抖動(dòng)時(shí)鐘。Silicon Labs Si537x元器件有四重DSPLL,可產(chǎn)生多達八個(gè)低抖動(dòng)輸出時(shí)鐘,簡(jiǎn)化任何協(xié)議、任意端口的10G、40G和100G OTN線(xiàn)卡設計。
DSPLL時(shí)鐘倍頻器可分別配置,并可從2 kHz - 710 MHz的輸入產(chǎn)生從2 kHz - 808 MHz的任意頻率。這種優(yōu)異的頻率彈性可降低多協(xié)議OTN線(xiàn)路卡的成本與復雜度,因為它把多重抖動(dòng)消除時(shí)鐘IC的需求降到最低。Si537x元器件具備業(yè)界領(lǐng)先的0.4ps抖動(dòng)性能,其彈性DSPLL架構可簡(jiǎn)化高速PHY參考時(shí)鐘。因此,OTU3和OTU4的應用便無(wú)需使用分立式基于VCXO的PLL。
Si537x元器件不需要分隔上行低帶寬PLL,即可精準地鎖定間隔的時(shí)鐘輸入,而這也是OTN線(xiàn)路卡對時(shí)鐘的重要要求。其它的電信級功能還包括可與SONET兼容的抖動(dòng)峰值(最大為0.1 dB),創(chuàng )新的無(wú)中斷切換能力則能將參考切換時(shí)的輸出時(shí)鐘相位瞬變降到最低,其所產(chǎn)生的相位瞬變較其它競爭解決方案小25倍。每個(gè)DSPLL引擎都具備完全集成的回路濾波器,可支持低至4 Hz的使用者編程帶寬,得以一并達成漂移過(guò)濾和抖動(dòng)衰減,并可針對每個(gè)波段來(lái)配置。
Silicon Labs定時(shí)產(chǎn)品總經(jīng)理Mike Petrowski表示:“OTN上高帶寬數據、影音服務(wù)的流量以及光學(xué)線(xiàn)卡接端口密度與日俱增,而這都需要更高度的時(shí)鐘集成與超低的抖動(dòng),才能把設計成本與復雜度降到最低。Silicon Labs新推出的Si537x時(shí)鐘IC具業(yè)界最低抖動(dòng),相對其它競爭方案可提供更強大的高性能PLL集成能力,為當前專(zhuān)為OTN而設計的時(shí)鐘解決方案設立了新標竿。”
Si5374元器件有八個(gè)輸入時(shí)鐘和八個(gè)輸出時(shí)鐘,Si5375則為需要較少時(shí)鐘的應用提供了四個(gè)輸入時(shí)鐘和四個(gè)輸出時(shí)鐘。憑借著(zhù)四重DSPLL的組態(tài),一個(gè)Si5374時(shí)鐘可以同時(shí)產(chǎn)生不同的頻率,可實(shí)現集多功能于一身的設計,其可同時(shí)支持SONET/SDH、1/10/100G以太網(wǎng)、1/2/4/8/10G光纖網(wǎng)、3G/HD SDI視頻,以及其它的協(xié)議。

Si537x時(shí)鐘提供了便利的升級渠道,使客戶(hù)得以從Silicon Labs的Si5319/26抖動(dòng)衰減時(shí)鐘,轉換到集成度更高的抖動(dòng)消除時(shí)鐘解決方案,進(jìn)而將材料清單成本與復雜性降到最低。在高端口數10G/40G/100G OTN線(xiàn)卡應用上,Si537x時(shí)鐘元器件可有效以單一元器件取代四個(gè)時(shí)鐘元器件。
Si537x時(shí)鐘IC現可提供樣品并已量產(chǎn),在一萬(wàn)顆采購數量時(shí),單價(jià)為39到59美元。Si5374-EVB和Si5375-EVB的評估套件現已供應,每套價(jià)格為350美元。 |