就許多中央處理器(CPU)而言,規范要求電源必須能夠提供大而快速的充電輸出電流,特別是當處理器變換工作模式的時(shí)候。例如,在1V的系統中,100 A/μS負載瞬態(tài)可能會(huì )要求將電源電壓穩定在3%以?xún)。解決這一問(wèn)題的關(guān)鍵就是要認識到 這不僅僅是電源的問(wèn)題,電源分配系統也是一個(gè)重要因素,而且在一款解決方案中我們是很難將這二者嚴格地劃清界限。
這些高di/dt要求的意義就在于電壓源必須具有非常低的電感。重新整理下面的公式并求解得到允許的電源電感:

在快速負載電流瞬態(tài)通道中電感僅為0.3 nH。為了便于比較,我們來(lái)看一個(gè)四層電路板上的0.1 英寸 (0.25 cm) 寬電路板線(xiàn)跡所具有的電感大約為 0.7 nH/英寸 (0.3 nH/cm)。IC 封裝中接合線(xiàn)的典型電感在1 nH范圍內,印刷電路板的過(guò)孔電感在0.2 nH范圍內。
此外,還有一個(gè)與旁路電容有關(guān)的串聯(lián)電感,如圖1所示。頂部的曲線(xiàn)是貼裝在四層電路板上的一個(gè)22μF、X5R、16V、1210陶瓷電容的阻抗。正如我們所期望的那樣(100 kHz 以下),阻抗隨著(zhù)頻率的增加而下降。然而,在800 kHz時(shí)有一個(gè)串聯(lián)電感,此時(shí)電容會(huì )變得有電感性。該電感(其可以從電容值和諧振頻率計算得出)為1.7 nH,其大大高于我們0.3 nH的目標值。幸運的是,您可以使用并聯(lián)電容以降低有效的ESL。圖1底部的曲線(xiàn)為兩個(gè)并聯(lián)電容的阻抗。有趣的是諧振變得稍微低了一些,這表明有效電感并不是絕對的一半;谥C振頻率,就兩個(gè)并聯(lián)的電容而言,新電感則為1.0 nH或ESL下降40%,而非下降50%。這一結果可以歸結為兩個(gè)原因:互連電感和兩個(gè)電容之間的互感。

圖1:并聯(lián)電容阻抗寄生現象衰減效果
電流通道的環(huán)路尺寸在一定程度上決定了連接組件中的寄生電感,組件尺寸決定了環(huán)路的面積。尺寸與電感相關(guān)系數如表1所示,其顯示了各種尺寸陶瓷表面貼裝電容的電容電感。一般來(lái)說(shuō),體積越大的電容具有更大的電感。該表不包括電路板上貼裝電容的電感,在我們以前的測量中該電感由1 nH增加到了1.7 nH。另一個(gè)有趣的問(wèn)題是端接的位置對電感有很大的影響。0805電容在電容的較短一側有端接而0508電容則在較長(cháng)的一側有端接。這幾乎將電流通道分為了兩半,從而大降低了電感。這種變化了的結構將電感降低了四分之一。

表1:陶瓷SMT電容尺寸會(huì )影響寄生電感
總之,高di/dt負載需要仔細考慮旁路問(wèn)題以保持電源動(dòng)態(tài)穩壓。表面貼裝電容需要非?拷撦d以最小化其互連電感。電容具有可能避免大量去耦的寄生電感。降低這一寄生電感的并聯(lián)電容是有效的,但互連和互感減弱了這一效果。使用具有更短電流通道的電容也是有效的。這可以用體積較小的部件或具有交流端接(其使用了更短的尺寸用于電流)的部件來(lái)實(shí)施。
下次我們將討論高di/dt瞬態(tài)負載以及其在設計和測試電源時(shí)的意義,敬請期待。 屆時(shí)我們的討論重點(diǎn)從本地旁路轉變?yōu)?/font>電源設計意義。 |