當前位置:首頁(yè)->技術(shù)分享 |
|
有負電勢的反相電平轉換電路 |
|
|
文章來(lái)源: 更新時(shí)間:2012/10/22 16:46:00 |
在線(xiàn)咨詢(xún): |
|
數字系統設計要求考慮使用多個(gè)核心電壓。存儲器工作在1.8V,I2C和FPGA器件的工作電壓為3.3V,微控制器工作在5V,而電荷耦合器件圖像傳感器則需要-9V~8V的工作電壓。每種器件的時(shí)鐘必須適應于其工作電壓。
可以用下圖中的電平轉換電路,將輸入時(shí)鐘信號調整到適當的邏輯高和邏輯低電平,包括負電壓。這種特性對于需要負電壓的器件很方便,如電荷耦合器件傳感器。雖然電路的輸出時(shí)鐘會(huì )相對輸入時(shí)鐘做180°反相,但這個(gè)反相并不影響器件的功能。

這是一款簡(jiǎn)單而快速的電平轉換電路,可以將輸入時(shí)鐘調節為適應正、負電壓電平。
電平轉換電路包括快速切換的晶體管Q1和Q2。用戶(hù)選擇電平轉換為高和轉換為低,這是直流偏置電壓,連接到晶體管的射極,以匹配于所需要的輸出高邏輯電平和低邏輯電平。C1、R1、D1、C2、R2和D2使Q1和Q2的基極電壓保持在接近于射極電壓。

由于存儲器和電荷耦合器件傳感器通常有高頻時(shí)鐘,因此可以通過(guò)選擇C1和C2防止低頻噪聲的通過(guò)。圖中的電路用了一個(gè)20MHz的信號做測量(下表),因此C1和C2的值都采用100pF。當輸入電壓的時(shí)鐘為低時(shí),Q1導通而Q2關(guān)斷,將輸出電壓的時(shí)鐘驅動(dòng)到電平轉換的高電位。當輸入電壓的時(shí)鐘為高時(shí),Q1關(guān)斷而Q2導通,將輸出電壓的時(shí)鐘驅動(dòng)到電平轉換的低電位,即使該電位相對地為負。
由于電路有高的切換速度,元件引線(xiàn)要盡量短,以減少電感,尤其是C3至C6與各自相應晶體管射極的接線(xiàn),以及連接地層或輸出地回路。 |
|
|
|
|
|
|
|
|
|