當前位置:首頁(yè)->方案設計 |
|
總結了十條PCB繪制的注意事項 |
|
|
文章來(lái)源: 更新時(shí)間:2013/1/1 15:05:00 |
在線(xiàn)咨詢(xún): |
|
(1):畫(huà)原理圖的時(shí)候管腳的標注一定要用網(wǎng)絡(luò ) NET不要用文本TEXT否則導PCB的時(shí)候會(huì )出問(wèn)題
(2):畫(huà)完原理圖的時(shí)候一定要讓所有的元件都有封裝,否則導PCB的時(shí)候會(huì )找不到元件有的元件在庫里找不到是要自己畫(huà)的,其實(shí)實(shí)際中還是自己畫(huà)好,最后有一個(gè)自己的庫,那才叫方便呢。
畫(huà)的過(guò)程是啟動(dòng)FILE/NEW——》選擇SCH LIB——》這就進(jìn)入了零件編輯庫——》畫(huà)完后在該元件上又鍵TOOLS—RENAME COMPONENT可重命名元件。
元件封裝的畫(huà)發(fā)跟這個(gè)也一樣,但是選擇的是PCB LIB,元件的邊框是在是在TOPOverlay層,為黃色。
(3):畫(huà)完后要給元件按順序重命名,選擇TOOLS工具————》ANNOTATE注釋然后選擇順序
(4):在轉化成PCB前,要生成報表,主要是網(wǎng)絡(luò )表 選擇DESIGN設計————》Creat Netlist創(chuàng )建網(wǎng)絡(luò )表
(5):還有就是要檢查電器規則:選擇TOOLS――.>ERC
(6): 然后就可以生成PCB了生成的過(guò)程若有錯誤一定把原理圖修改正確了再生成PCB
(7):PCB首先一定要步好局,應讓線(xiàn)走的越短越好,過(guò)孔越少越好。
(8):畫(huà)線(xiàn)之前先設計規則:TOOLS―――Design Rules, Routing中的Clearance Constrain的GAP設計時(shí)可選10也可選12,ROUTING VIA STYLE中設置過(guò)孔,漢盤(pán)的最大外直徑最小外直徑,最大內直徑,最小內直徑的大小。Width Constraint 設置的是線(xiàn)的寬度,最大最小
(9):畫(huà)線(xiàn)的寬度一般普通的就12MIL,外圍一圈電源和地線(xiàn)就120或100,片子的電源和地就50或40或30,晶鎮線(xiàn)要粗,要放在單片機旁,公用線(xiàn)要粗,長(cháng)距離線(xiàn)要粗,線(xiàn)不能拐直角要45度,電源和地還有其他的標志一定要在TOPLAY中標明,方便調試連線(xiàn)。若發(fā)現圖不正確,一定要先改原理圖,再用原理圖更PCB.
(10):VIEW選項里最下邊的選項可以選英制還是毫米。 |
|
|
|
|
|
|
|
|
|