Silicon Labs (芯科實(shí)驗室有限公司)今日宣布推出新型1路和2路輸出PCI Express(PCIe)時(shí)鐘發(fā)生器,該PCIe時(shí)鐘發(fā)生器具有業(yè)界最小封裝和最低功耗,進(jìn)一步擴展其在業(yè)界領(lǐng)先的PCIe時(shí)鐘解決方案。Si52111和Si52112時(shí)鐘發(fā)生器IC完全滿(mǎn)足PCIe Gen 1/2/3標準的嚴格要求,特別針對注重電路板空間、功耗和系統成本敏感型的批量消費類(lèi)、嵌入式、通信和企業(yè)級應用而設計。
Silicon Labs公司Si5211x時(shí)鐘發(fā)生器適用于空間受限、對功耗敏感,以及需要工業(yè)標準PCIe連接的消費類(lèi)電子產(chǎn)品,如數碼相機等。為滿(mǎn)足以上消費應用的小尺寸需求,Si5211x時(shí)鐘提供3 mm x 3 mm 10引腳TDFN封裝,此為當前PCIe時(shí)鐘市場(chǎng)的最小封裝。超低功耗時(shí)鐘發(fā)生器與同類(lèi)產(chǎn)品相比減少高達8倍的電流消耗(小于15mA),由此設計人員更容易滿(mǎn)足綠色能源規范,同時(shí)增強系統可靠性。另外,芯片還滿(mǎn)足高達50%余量的PCIe抖動(dòng)要求,具備更低的位錯誤率,從而進(jìn)一步提升可靠性。
除了節省功耗和提升抖動(dòng)余量之外,Si5211x時(shí)鐘發(fā)生器還采用創(chuàng )新的推挽式(push-pull)輸出緩沖技術(shù)。與目前市場(chǎng)上的解決方案相比,Si5211x PCIe時(shí)鐘發(fā)生器集成所有終端和參考電阻,無(wú)需額外的外部元器件。高集成度的芯片設計旨在幫助系統設計人員降低物料成本、板面積需求和設計復雜度。而其他公司的解決方案大多數需要在每路輸出時(shí)鐘上增加多達4個(gè)電阻,以及1個(gè)電流源參考電阻。電阻集成在芯片中還具有另一個(gè)好處,設計人員可以在Si5211x IC輸出和接收器輸入之間設計簡(jiǎn)潔的傳輸線(xiàn)路,簡(jiǎn)化電路板設計,消除時(shí)鐘傳輸線(xiàn)的不連續,以提升信號完整性。
Silicon Labs副總裁暨時(shí)鐘產(chǎn)品總經(jīng)理Mike Petrowski表示:“PCIe接口標準在網(wǎng)絡(luò )存儲和服務(wù)器及各種應用中的普及,推動(dòng)了對于小尺寸、高集成度和超低功耗PCIe時(shí)鐘解決方案的需求。Silicon Labs通過(guò)業(yè)界最小和最低功耗PCIe時(shí)鐘發(fā)生器滿(mǎn)足應用需求。Silicon Labs PCIe時(shí)鐘發(fā)生器尺寸雖小,但是此單芯片解決方案中集成許多其他特性,大大提高信號的完整性。”
作為全球領(lǐng)先的“一站式”時(shí)鐘IC產(chǎn)品供應商,Silicon Labs為業(yè)界提供最完整的PCIe兼容的時(shí)鐘解決方案。Silicon Labs擴展的PCIe時(shí)鐘產(chǎn)品廣泛,包括針對功耗和成本敏感型PCIe應用的時(shí)鐘發(fā)生器和時(shí)鐘緩沖器;以及網(wǎng)絡(luò )定制時(shí)鐘發(fā)生器/緩沖器,其基于FPGA和SoC設計需求,需要多種差分時(shí)鐘格式并兼容PCIe標準。
價(jià)格和供貨
Silicon Labs Si5211x PCIe時(shí)鐘發(fā)生器現已量產(chǎn),可選擇1路和2路PCIe輸出。在一萬(wàn)顆采購量,芯片單價(jià)為0.53美元到0.91美元。此外,Silicon Labs還提供易于使用的評估平臺,以加速PCIe應用開(kāi)發(fā)。2路輸出的Si52112-B4-EVB PCIe時(shí)鐘發(fā)生器評估板價(jià)格為100美元。

|