設為主頁(yè)  加入收藏
 
·I2S數字功放IC/內置DSP音頻算法功放芯片  ·馬達驅動(dòng)IC  ·2.1聲道單芯片D類(lèi)功放IC  ·內置DC/DC升壓模塊的D類(lèi)功放IC  ·鋰電充電管理IC/快充IC  ·無(wú)線(xiàn)遙控方案  ·直流無(wú)刷電機驅動(dòng)芯片
當前位置:首頁(yè)->方案設計
電壓不穩定?幫你搞懂上拉/下拉電阻原理
文章來(lái)源:永阜康科技 更新時(shí)間:2020/5/14 10:03:00
在線(xiàn)咨詢(xún):
給我發(fā)消息
張代明 3003290139
給我發(fā)消息
小鄢 2850985542
給我發(fā)消息
李湘寧 2850985550
13713728695
 

電阻在電路中起限制電流的作用。上拉電阻和下拉電阻是經(jīng)常提到也是經(jīng)常用到的電阻。在每個(gè)系統的設計中都用到了大量的上拉電阻和下拉電阻。

在上拉電阻和下拉電阻的電路中,經(jīng)常有的疑問(wèn)是:上拉電阻為何能上拉?下拉電阻為何能下拉?下拉電阻旁邊為何經(jīng)常會(huì )串一個(gè)電阻?

簡(jiǎn)單概括為:電源到器件引腳上的電阻叫上拉電阻,作用是平時(shí)使該引腳為高電平,地到器件引腳上的電阻叫下拉電阻,作用是平時(shí)使該引腳為低電平。低電平在IC內部與GND相連接;高電平在IC內部與超大電阻相連接。

上拉就是將不確定的信號通過(guò)一個(gè)電阻鉗位在高電平,電阻同時(shí)起限流作用,下拉同理。對于非集電極(或漏極)開(kāi)路輸出型電路(如普通門(mén)電路,其提升電流和電壓的能力是有限的,上拉和下拉電阻的主要功能是為集電極開(kāi)路輸出型電路提供輸出電流通道。

上拉是對器件注入電流,下拉是輸出電流;強弱只是上拉或下拉電阻的阻值不同,沒(méi)有什么嚴格區分。

當IC的I/O端口,節點(diǎn)為高電平時(shí),節點(diǎn)處和GND之間的阻抗很大,可以理解為無(wú)窮大,這個(gè)時(shí)候通過(guò)上拉電阻(如4.7K歐,10K歐電阻)接到VCC上,上拉電阻的分壓幾乎可以忽略不計;當I/O端口節點(diǎn)需要為低電平時(shí),直接接GND就可以了,這個(gè)時(shí)候VCC與GND是通過(guò)剛才的上拉電阻(如4.7K歐,10K歐電阻)連接的,通過(guò)的電流很小,可以忽略不計。

電平值的大小、高低是相對于地電平來(lái)說(shuō)的,因此在看電平值的大小時(shí)要參考地的電平值來(lái)看?纯茨切┮_是否接到地上,與自己是否連接外圍器件沒(méi)有關(guān)系,因為其實(shí)高電平還是低電平是相對于地平面來(lái)說(shuō)的。

在節點(diǎn)與+5V之間接10K歐或4.7K歐的上拉電阻,能夠把這個(gè)節點(diǎn)的電位拉上來(lái),往往這個(gè)節點(diǎn)要求應用單片機或其它控制器來(lái)控制它(及這個(gè)節點(diǎn)與I/O連接)為高電平或低電平。

如果單純的想要使這個(gè)節點(diǎn)成為高電平,并且輸出阻抗非常大,則直接接電源也無(wú)妨,但是如果單片機要使這個(gè)節點(diǎn)拉低,即單片機內部使節點(diǎn)接地,這樣5V電源和地之間就短路了。

另外,當要求這個(gè)節點(diǎn)為高電平時(shí),這個(gè)節點(diǎn)和地之間的阻抗一般非常大,如100K歐的阻抗,當上拉一個(gè)10K歐的電阻,這個(gè)點(diǎn)分得的電壓為100K歐/(100K+10K)*5V=4.5V,這樣也可以拉到高電平。而當要求這個(gè)節點(diǎn)為低電平時(shí),只要把它和地連接就可以了,電源和地之間有一個(gè)10K偶的電阻,這樣就不會(huì )短路了。

當低電平時(shí),電源和地之間有一個(gè)負載形成的回路,有時(shí)候這個(gè)節點(diǎn)會(huì )再串接一個(gè)電阻,因為電流流向阻抗低的地方,所以電流會(huì )通過(guò)與電源相連的電阻流向地,而不是流向這個(gè)與節點(diǎn)相連的電阻,因為這個(gè)節點(diǎn)連接的電阻阻抗高,所以低電平時(shí)這個(gè)點(diǎn)的電勢就是低電平。

可以這么認為,對于IC的I/O端口來(lái)說(shuō),IC內部通過(guò)控制高低電平相當于控制這個(gè)O/O口與其內部的GND或非常大的電阻相連,如100K歐。當I/O口為低電平0V時(shí),在IC內部,是控制IC芯片O/O口的引腳在芯片內與GND連接;當I/O口為高電平時(shí),如5V。

這個(gè)時(shí)候I/O口引腳在芯片內是與非常大的電阻,如100K歐相連接的,有時(shí)在I/O節點(diǎn)處會(huì )再串接一個(gè)小電阻值的電阻,如68歐。因為電流流向阻抗低的地方,所以當芯片內部的I/O端口歐與GND相連為低電平時(shí),電源與上拉電阻及芯片內部的GND形成環(huán)路進(jìn)行流通。這時(shí)I/O口節點(diǎn)處的電流就會(huì )流向芯片內部的GND,因為節點(diǎn)處串接了一個(gè)小阻值的電阻。相對于GND來(lái)說(shuō)是高阻,就是大一點(diǎn)點(diǎn)也是高阻,所以電流就不會(huì )流過(guò)這個(gè)串聯(lián)的電阻。

當用下拉電阻時(shí)(所謂的上拉和下拉都是針對高阻態(tài)而言的),當I/O口為高阻態(tài)時(shí),通過(guò)上拉電阻能夠讓其保持在高電平狀態(tài);具體如上文所述:當I/O端口為高阻態(tài)時(shí),用下拉電阻把這個(gè)口與GND相連接,高阻態(tài)電阻值很大,可以理解為斷開(kāi)。實(shí)就是和芯片內部的阻值很大的電阻相連接,下拉的時(shí)候拉到地上了,沒(méi)有電流,電平值為0,除非是給這個(gè)引腳賦予一個(gè)高電平值它才能夠起作用。

上拉和下拉電阻的作用概括如下:

1

提高電壓準位

當TTL電路驅動(dòng)CMOS電路時(shí),如果TTL電路輸出的高電平低于CMOS電路的最低高電平,這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值;OC門(mén)電路必須加上拉電阻,以提高輸出的高電平值。

2

加大輸出引腳的驅動(dòng)能力

有的單片機引腳上也常使用上拉電阻。

3

N/A引腳(沒(méi)有連接的引腳)防靜電、防干擾

在CMOS芯片上,為了防止靜電造成損壞,不用的引腳不能懸空,一般接上拉電阻降低輸入阻抗,提供泄荷通路。同時(shí)引腳懸空就比較容易接收外界的電磁干擾。

4

電阻匹配

抑制反射波干擾,長(cháng)線(xiàn)傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻使電阻匹配,能有效的抑制反射波干擾。

5

預設空間狀態(tài)/默認電位

在一些CMOS輸入端接上拉或下拉電阻是為了預設默認電位。當不用這些引腳時(shí),這些輸入端下拉接低電平或上拉接高電平。在I2C等總線(xiàn)上空閑時(shí)的狀態(tài)是由上下拉電阻獲得的。

6

提高芯片輸入信號的噪聲容限

輸入端如果是高阻狀態(tài),或高阻抗輸入端處于懸空狀態(tài),此時(shí)需要加上拉或下拉電阻,以免受到隨機電平的影響,進(jìn)而影響電路工作。同樣,如果輸出端處于被動(dòng)狀態(tài),需要加上拉或下拉電阻,如輸出端僅僅是一個(gè)三極管的集電極,從而提高芯片輸入信號的噪聲容限,增強抗干擾能力。

在BJT晶體三極管的基極端,上拉電阻和下拉電阻也起著(zhù)至關(guān)重要的作用。在三極管的電路應用中,串接在基極上的電阻起限制基級電流的作用,如下圖中的R2所示,

如下圖中的R5所示,上拉電阻使三極管基極的輸入電平在默認情況下是高電平輸入,當CPU有低電平信號輸出時(shí),外圍電路響應,下拉電阻使晶體管的基極輸入在默認情況下拉到低電平,如下圖中的R6所示。

 
 
 
    您可能對以下產(chǎn)品感興趣  
產(chǎn)品型號 功能介紹 兼容型號 封裝形式 工作電壓 備注
AT8236 AT8236是一款刷式直流電機驅動(dòng)器,能夠以高達6A的峰值 電流雙向控制電機。 DRV8870/A4950/A4953 ESOP-8 5.5V-30V 單通道刷式直流電機驅動(dòng)芯片
 
 
·藍牙音箱的音頻功放/升壓/充電管
·單節鋰電內置升壓音頻功放IC選型
·HT7179 12V升24V內置
·5V USB輸入、三節鋰電升壓型
·網(wǎng)絡(luò )主播聲卡專(zhuān)用耳機放大IC-H
 
M12269 河北發(fā)電機組 HT366 ACM8629 HT338 

業(yè)務(wù)洽談:手機:13713728695(微信同號)   QQ:3003207580  EMAIL:panbo@szczkjgs.com   聯(lián)系人:潘波

地址:深圳市寶安西鄉航城大道航城創(chuàng )新創(chuàng )業(yè)園A5棟307/309

版權所有:深圳市永阜康科技有限公司  備案號:粵ICP備17113496號

在线亚洲人成电影_中文有码国产精品欧美激情_免费大片一级a一级久久三_av天堂东京热无码专区