
-全新的Si532xx緩沖器系列產(chǎn)品為低功耗1.5V/1.8V應用首次提供符合PCIe Gen 4標準的解決方案-
Silicon Labs(亦稱(chēng)“芯科科技”,NASDAQ:SLAB)日前推出了一系列低功耗PCI Express® (PCIe®) Gen 1/2/3/4時(shí)鐘緩沖器,設計旨在為1.5V和1.8V應用提供超低抖動(dòng)時(shí)鐘分發(fā)。Silicon Labs的新型Si532xx PCIe時(shí)鐘緩沖器具有40fs RMS(典型值)的附加抖動(dòng)性能,可為嚴格的PCIe Gen 3和Gen 4抖動(dòng)規范提供超過(guò)90%的余量,從而簡(jiǎn)化時(shí)鐘分發(fā)和降低產(chǎn)品開(kāi)發(fā)風(fēng)險。
越來(lái)越多的數據中心硬件設計正在使用低功耗1.5V或1.8V電源,以最大限度地降低整體功耗,這些數據中心硬件設計包括網(wǎng)絡(luò )接口卡(NIC)、PCIe總線(xiàn)擴展器和高性能計算(HPC)加速器。Si532xx緩沖器由單個(gè)1.5V-1.8V電源供電,具有多達12路時(shí)鐘輸出,非常適合在低功耗設計中提供低抖動(dòng)PCIe時(shí)鐘分發(fā)。Si532xx時(shí)鐘器件支持PCIe通用時(shí)鐘、分離參考無(wú)展頻(SRNS)和分離參考獨立展頻(SRIS)架構,能夠滿(mǎn)足各種應用需求。
Si532xx時(shí)鐘是基于非PLL的扇出緩沖器,支持展頻時(shí)鐘信號的分發(fā)而不影響信號完整性。隨著(zhù)PCIe端點(diǎn)數量在服務(wù)器和存儲應用中的不斷增長(cháng),要求系統設計人員提供更多的PCIe參考時(shí)鐘的緩沖時(shí)鐘副本。新型Si532xx系列產(chǎn)品的超低抖動(dòng)性能使得設計人員能夠級聯(lián)多個(gè)緩沖器,同時(shí)仍能達到0.5ps RMS的最大允許系統PCIe抖動(dòng)預算。
Si532xx器件輸出驅動(dòng)器利用Silicon Labs的推挽式HCSL技術(shù),該技術(shù)不像使用恒流輸出驅動(dòng)器技術(shù)的傳統PCIe緩沖器那樣需要外部終端電阻。內部電源濾波可防止電源噪聲降低時(shí)鐘抖動(dòng)性能,從而消除了競爭解決方案所需的離散式低壓差穩壓器。Si532xx系列產(chǎn)品支持85歐姆和100歐姆阻抗選項。
Silicon Labs時(shí)鐘產(chǎn)品高級營(yíng)銷(xiāo)總監James Wilson表示:“我們利用Silicon Labs在高性能時(shí)鐘設計方面的專(zhuān)業(yè)技術(shù)來(lái)降低PCIe時(shí)鐘分發(fā)應用中的抖動(dòng)和功耗。我們新推出的Si532xx系列產(chǎn)品顯示Silicon Labs致力于幫助整合并簡(jiǎn)化數據中心、工業(yè)、通信和消費類(lèi)設計中的高速時(shí)鐘樹(shù)設計!
由于時(shí)鐘抖動(dòng)是所有PCIe應用的關(guān)鍵設計參數,Silicon Labs提供PCIe Gen 1/2/3/4軟件工具,可簡(jiǎn)化PCIe抖動(dòng)測量。
價(jià)格與供貨
Si532xx PCIe時(shí)鐘緩沖器已經(jīng)量產(chǎn),并可提供樣片,其中包括多種輸出選項。Si53212、Si53208和Si53204時(shí)鐘器件提供12路、8路和4路PCIe時(shí)鐘輸出。樣片可在兩周內發(fā)貨,批量訂購可在四周內發(fā)貨。在一萬(wàn)片采購量時(shí),4路輸出時(shí)鐘器件的單價(jià)為1.40美元起,12路輸出時(shí)鐘器件的單價(jià)為2.17美元起。Silicon Labs的新型Si53204-EVB開(kāi)發(fā)套件零售價(jià)為175美元,可提供快速、簡(jiǎn)單的PCIe緩沖器評估。
關(guān)于Silicon Labs
Silicon Labs(NASDAQ:SLAB)是領(lǐng)先的芯片、軟件和解決方案供應商,致力于建立一個(gè)更智能、更互聯(lián)的世界。我們屢獲殊榮的技術(shù)正在塑造物聯(lián)網(wǎng)、互聯(lián)網(wǎng)基礎設施、工業(yè)自動(dòng)化、消費電子和汽車(chē)市場(chǎng)的未來(lái)。我們世界一流的工程團隊創(chuàng )造的產(chǎn)品專(zhuān)注于性能、節能、互聯(lián)和簡(jiǎn)易化。 |